|
|||
Каршенбойм Иосиф Григорьевич, 1952 г.р., Женат. Адрес: СПб
e-mail: iosifk@narod.ru |
Образование | |
1976г. Диплом с отличием ЛЭТИ по специальности "Промышленная Электроника" |
Опыт работы | |
Мои Проекты в FPGA.
Любимая технология – технология встроенных в FPGA логических анализаторов. См. статью №1. Оболочка встроенного в FPGA логического анализатора написана мной на Borland CBuilder. А, кроме того, еще ряд проектов: 1. CPU_core – 16 bit RISC CPU – встроенный в FPGA двухстековый RISC процессор со специальным набором команд + ассемблер-формирователь дампа памяти команд + программный симулятор. 2. CPU_core – 1 bit RISC CPU – встроенный в FPGA специализированный процессор, ориентированный на обработку битовых переменных + ассемблер-формирователь дампа памяти команд + программный симулятор. 3. Embedded Ethernet-MAC 10/100 controller – host to MII and MII_MI 4. PCI – target 5. HDLS – multichannel controller 6. PCM exchenge 8x8 7. Bus controller for AMD 5x86 8. Host bus controllers for ADSP2181 – ADSP21065L 9. MSC-51 USART, UART, ICU + NIOS 10. Timer-PWM 11. SPI – master/slave and so on Статьи по тематике разработок. Первые мои статьи были опубликованы в 1976г. Здесь приводятся статьи, вышедшие только за последние годы. Эти статьи написаны в свободное от основной работы время. Вы можете прочесть их на моем сайте на странице - "Мои статьи" или на сайтах тех журналов, в которых они были опубликованы. Работа, опыт и проекты. С 2005 работаю техническим специалистом в фирме «Элтех». Оказываю техническую поддержку в применении микросхем. 2003 - 2005 – Фирмы «Акуид». Разрабатывал аппаратуру контроля для испытаний электронных модулей. Выполнял проекты в FPGA. Управляющий автомат был выполнен как встроенный микропроцессор с сопроцессором, разрабатывал к ним программную поддержку: ассемблеры-формирователи дампа памяти команд и программные симуляторы. Программы хост-компьютера для тестирования проекта. Сделана уникальная программа JTAG-тестирования, позволяющая выявить короткие замыкания и обрывы в монтаже. 2002 – для фирмы «ЭФО» были выполнены работы по внедрению встроенного процессора NIOS(ALTERA). Перевод описания шины процессора NIOS размещен на сайте Фирмы «ЭФО». С 1994 – 2003 работал в области телекоммуникаций. В ЛОНИИС я занимался разработкой и испытаниями приборов контроля цифровых телефонных линий, среди них MAS-8. Он был признан лучшим прибором года. Разрабатывал проекты в FPGA для Шлюза IP-Телефонии. Имею опыт разработки и отладки в FPGA встроенных микропроцессоров. Программы хост-компьютера для тестирования проекта. Разработка ядра Ethernet MAC 10/100 в FPGA и внедрение этой разработки в изделия. 1981 – 1990. Разработка, отладка и опытная эксплуатация аппаратуры систем управления для запуска космического корабля «Буран-Энергия». Отладка и запуск в эксплуатацию систем управления для установки «Токамак», стенда в ГОИ, ГТСС и др. Разработка и отладка много-микропроцессорных встроенных систем повышенной надежности. 1988 участие в стартовой команде запуска корабля «Буран-Энергия». См. www.buran.ru. В1989 я работал в должности Старшего Научного Сотрудника и руководил группой в 10 человек. 1976-1981 – ВнииЭлектроИзмерительных Приборов. Лаборатория измерительных усилителей. Участие в разработке и серийном выпуске одноканальных и многоканальных измерительных усилителей и преобразователей. Имею несколько статей по данной тематике, опубликованых в «Трудах Института». Имею авторское свидетельство на схему запуска импульсного источника питания. . |
Дополнительные сведения | |
Мои знания.
Языки: Владею английским техническим и разговорным. Программирование: Verilog, VHDL, AHDL, C++, Форт, MCS51-asm, AVR-C, основы HTML. Программные инструменты и технологии: ISE6.3(Xilinx) ModelSim, MaxPlus(Altera), Quartus(Altera), NIOS(Altera), Libero, FPGA-Advantage, LeonardoSpectrum, Synplify Pro, Borland C++ Builder, IAR и AVR, OrCAD, ViewDraw, EthernetMAC-10/100, TCP/IP. Аппаратные ср-ва: Altera, Xilinx, Actel, DSP(ADI)- ADSP2181-89, SHARC; Цифровая телефония Siemens, AVR, Ethernet 10/100 трансиверы, Аналоговые измерительные цепи, расчет Switched Mode Power Supply (DC/DC-converter). Интересы. Как инженер электронщик я имею интересы в следующих областях: FPGA-дизайн встроенных микропроцессорных средств. Их отладка и тестирование. Ethernet технологии, встроенные WEB-серверы. Как технический писатель, я хочу иметь возможность хотя бы иногда писать статьи в свободное от основной работы время. Отвечаю на письма читателей, а их география самая разнообразная – Россия, Украина, Белоруссия, США, Израиль. Я непрерывно занимаюсь самообразованием, и был бы очень рад, если бы коллеги по работе и руководство этому бы способствовало. Более подробно о моих увлечениях, и всем прочем, Вы прочтете на моем сайте www.iosifk.narod.ru. С уважением, Иосиф Каршенбойм. |